STMicroelectronics /STM32L4R5 /RCC /PLLSAI1CFGR

Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text

Interpret as PLLSAI1CFGR

31 2827 2423 2019 1615 1211 87 43 0 0 0 0 0 0 0 0 00 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0PLLSAI1M 0PLLSAI1N0 (PLLSAI1PEN)PLLSAI1PEN 0 (PLLSAI1P)PLLSAI1P 0 (PLLSAI1QEN)PLLSAI1QEN 0PLLSAI1Q 0 (PLLSAI1REN)PLLSAI1REN 0PLLSAI1R 0PLLSAI1PDIV

Description

PLLSAI1 configuration register

Fields

PLLSAI1M

Division factor for PLLSAI1 input clock

PLLSAI1N

SAI1PLL multiplication factor for VCO

PLLSAI1PEN

SAI1PLL PLLSAI1CLK output enable

PLLSAI1P

SAI1PLL division factor for PLLSAI1CLK (SAI1 or SAI2 clock)

PLLSAI1QEN

SAI1PLL PLLUSB2CLK output enable

PLLSAI1Q

SAI1PLL division factor for PLLUSB2CLK (48 MHz clock)

PLLSAI1REN

PLLSAI1 PLLADC1CLK output enable

PLLSAI1R

PLLSAI1 division factor for PLLADC1CLK (ADC clock)

PLLSAI1PDIV

PLLSAI1 division factor for PLLSAI1CLK

Links

()