STMicroelectronics /STM32U585 /GPDMA1 /GPDMA_MISR

Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text Text

Interpret as GPDMA_MISR

31 2827 2423 2019 1615 1211 87 43 0 0 0 0 0 0 0 0 00 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 (MIS0)MIS0 0 (MIS1)MIS1 0 (MIS2)MIS2 0 (MIS3)MIS3 0 (MIS4)MIS4 0 (MIS5)MIS5 0 (MIS6)MIS6 0 (MIS7)MIS7 0 (MIS8)MIS8 0 (MIS9)MIS9 0 (MIS10)MIS10 0 (MIS11)MIS11 0 (MIS12)MIS12 0 (MIS13)MIS13 0 (MIS14)MIS14 0 (MIS15)MIS15

Description

GPDMA non-secure masked interrupt status register

Fields

MIS0

MIS0

MIS1

MIS1

MIS2

MIS2

MIS3

MIS3

MIS4

MIS4

MIS5

MIS5

MIS6

MIS6

MIS7

MIS7

MIS8

MIS8

MIS9

MIS9

MIS10

MIS10

MIS11

MIS11

MIS12

MIS12

MIS13

MIS13

MIS14

MIS14

MIS15

MIS15

Links

()